DSPH.264编码器的电路设计“亚博App”

  • 时间:
  • 浏览:4827
  • 来源:亚博APP取款
本文摘要:1章节目录  H.264是ITU-T的视频编码专家团(VCEG)和ISO/IEC的主题活动图象专家团(MPEG)带头制定的视频缩小规范。

1章节目录  H.264是ITU-T的视频编码专家团(VCEG)和ISO/IEC的主题活动图象专家团(MPEG)带头制定的视频缩小规范。它在H.263/H.263 的基本上发展趋势,在承续全部编码无线通信技术优势的另外引入很多全新升级的编码技术性和互联网兼容层NAL的定义,进而具有高些的编码高效率和更优的互联网兼容模式。为从低码率的动态性通信系统或无线网络自然环境到低码率的HDTV和数据分布式存储获得一个优质的视频缩小编码规范化专用工具。

但H.264规范优异的特性展示出是以编码计算复杂性和算法复杂度倍感成本,在规范化的PC机服务平台搭建不容易闲置不用较小的CPU和运行内存資源。伴随着数据信号转换器(DSP)技术性的髙速发展趋势,DSP的响应速度和工作能力飞快提高。DSP已合乎H.264规范的编码解码计算速率回绝。

因而,在稳定的新闻媒体CPU服务平台上搭建H.264规范具备不错的工程项目实际意义和运用于市场前景。  详细解读了以TMS320DM6446DSP为关键的视频编码系统软件的硬件开发,并关键科学研究了H.264编码器在以TMS320DM6446为总体目标的CCS服务平台上的重置和优化工作。  2视频编码系统软件硬件开发  2.1DSP的型号选择  DSP配搭TI公司的Davinci新闻媒体处置专用型元器件TMS320DM6446(全名DM6446)。它应用ARM DSP2核构架,包含一个TMS320C64x 关键和一个ARM926EJ-S关键。

C64x 关键应用改进的较长命令字VLIW系统架构,內部具有八个按段的计算模块,时钟频率600MHz,最高值处置工作能力达到4752MI/s。DM6446片内为二级高速缓存(Cache)构造,设计方案有独立国家的32位系统DDR2SDRAM模块和16位多线程EMIF模块。除此之外,DM6446还搭建有多种多样仅限于于音频视频多媒体系统处置的片内資源和模块,如作为和外界视频解码器相接的视频处置前端开发模块VPFE、和视频说明机器设备相接的视频处置后尾端模块VPBE、多路声频串口通信等。  DM6446不但在处置特性上基本上合乎H.264规范回绝。

并且在内部构造、片内資源和外界模块上对视频处置运用于专业提升,大幅度降低视频运用于的产品研发可玩度和成本费。  2.2系统构造框架图  视频编码系统软件硬件配置构造基本原理框架图如图所示1下图。服务器根据PCIE总线对DSP进行复位载入程序流程。

监控摄像头键入的模拟仿真视频数据信号经视频编解码模块转换为模拟信号,经FPGA转换脉冲信号。根据DM6446的VPFE模块插口送过来人DSP,进行传送编码处置。

编码后的视频数据信息从DM6446的EMIF模块键入根据PCIE总线带到服务器进行下一步处置。DM6446的VPBE模块可将搜集的数据视频数据信号再作转换为脉冲信号键入至电视机进行监管。DDR2SDRAM储存编码全过程中的详细图象、参考帧、编码主要参数等数据信息。DM6446根据I2C总线配置A/D转化器。

FPGA与PCIE桥PEX8311中间重进双端口号RAM,以提高数据信息的传送高效率。  2.3视频编解码模块设计方案  模拟仿真视频数据信号的传送文件格式类型许多 ,并且国际性上对数据视频数据信号的传送文件格式有实际的标准,因而一般规范化的A/D转化器并不适合视频行业运用于。


本文关键词:亚博APP取款,亚博App

本文来源:亚博APP取款-www.tougger.com